锁相环(PLL,Phase-LockedLoop)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。锁相环通常由鉴相器(PD,PhaseDetector)、环路滤波器(LF,LoopFilter)和压控振荡器(VCO,VoltageControlledOscillator)三部分组成。
PLL的作用其实就是倍频,分频等。你输入一个4MHz的信号,PLL可以把你倍频到8MHz(2倍频)80MHz(10倍频)均可以。
DLL的话,一般是SDRAM中内部的时钟模块。