ddr是双倍数据速率(double
data
rate)。ddr与普通同步动态随机存储器(dram)非常相象。普通同步dram(现在被称为sdr)与标准dram有所不同。
标准的dram接收的地址命令由二个地址字组成。为接省输入管脚,采用了多路传输的方案。第一地址字由原始地址选通(ras)锁存在dram芯片。紧随ras命令之后,列地址选通(cas)锁存第二地址字。经过ras和cas,存储的数据可以被读取。
同步动态随机存储器(sdr
dram)由一个标准dram和时钟组成,ras、cas、数据有效均在时钟脉冲的上升边沿被启动。根据时钟指示,可以预测数据和剩余指令的位置。因而,数据锁存选通可以精确定位。由于数据有效窗口的可预计性,所以可将存储器划分成4个区进行内部单元的预充电和预获取。通过脉冲串模式,可进行连续地址获取而不必重复ras选通。连续cas选通可对来自相同源的数据进行再现。
ddrⅱ内存中,依然是在时钟上沿和下沿触发传输的。而非一些媒体所说的上下沿各两次传输数据。而ddrⅱ内存和ddr内存的最大差异之处在于ddrⅱ内存内部为4bit预取。所谓的4bit预取事实上是指内存芯片能够在1个周期内提供4倍的传输速度。而之前的ddr内存采用的则是2bit预取。
因为4bit预取的应用,使得ddrⅱ内存的内部工作频率只有i/o触发频率的一半,这样一来ddrⅱ533mhz的内部工作频率变成了266mhz,所以ddrⅱ内存能够轻易地实现等效于667mhz甚至800mhz的传输率。
ddr3内存已经有了,速度两倍于ddrⅱ,目前主要用于对速度要求较高的显卡上,用来作显存。